- Главная
- Семинары и конференции
- 2015
- Прошедшие мероприятия. 2015 год
- Семинар "Проектирование аппаратуры на ПЛИС. Современные подходы и средства разработки" (24 сентября, Москва)
Семинар "Проектирование аппаратуры на ПЛИС. Современные подходы и средства разработки"
Уважаемые коллеги!
Приглашаем Вас на новый авторский семинар "Проектирование аппаратуры на ПЛИС. Современные подходы и средства разработки", который состоится 24 сентября в Москве.
Место проведения: г. Москва, Красноказарменная улица, дом 14, административный корпус Московского Энергетического Института, малый актовый зал, 4 этаж
Время проведения: 10.00 - 18.00. Регистрация участников с 09.00
Схема проезда
Докладчики семинара:
- Федоров Сергей Владимирович, преподаватель, МГТУ им.Н.Э. Баумана, Кафедра Информационные Системы и Телекоммуникации (ИУ-3), ведущий разработчик проектов с применением ПЛИС и ЦСП;
- Кривошеин Борис Николаевич, директор департамента РЭА, ЗАО «Ланит-Терком», руководитель лаборатории MGLab.Xilinx Санкт-Петербургского государственного университета, руководитель спецкурса «Проектирование цифровых систем» на математико-механическом факультете Санкт-Петербургского государственного университета.
- Акулин Александр Игоревич, технический директор производственного холдинга PCB technology, г.Москва. Автор и лектор курса «Проектирование систем на печатной плате» для магистрантов МИЭТ.
- Медведев Олег Валерьевич, инженер ЗАО «Ланит-Терком», занимается реализацией вычислительно сложных алгоритмов на ПЛИС. До этого занимался разработкой языка высокоуровневого описания аппаратуры и его трансляцией в VHDL.
Основные вопросы семинара:
Часть I Архитектура и САПР современных ПЛИС.
Новые семейства и элементы архитектуры, тенденции развития ПЛИС, САПР производителей ПЛИС и третьих фирм.
- Общие тенденции развития и перспективы ПЛИС
- Семейства Stratix 10, Arria 10, MAX10 (Altera)
- Семейства ПЛИС UltraSCALE и UltraSCALE+ (Xilinx)
Методология проектирования. Средства высокоуровневого описания и синтеза
- Vivado Design Suite (Xilinx)
- Vivado HLS (Xilinx)
- Quartus II (Altera)
- Обзор средств и подходов высокоуровневого проектирования: OpenCL, MATLAB/Simulink
- Использование IP ядер при проектировании ПЛИС Altera
- Планировщик ПЛИС FPGA System Planner (FSP)
Часть II Верификация проектов.
Современные подходы и средства верификации.
- Метрики и техники верификации. Формальные методы, моделирование.
- Языки верификации
- Questa Verification Platform (Mentor Graphics)
- IP Altera для верификации
- Возможности языка SystemVerilog
- Обзор методологий UVM и OVM
- Маршрут верификации UVM. UVM Express, UVM Connect (Mentor Graphics)
- Пример применения языка System Verilog для описания и тестирования интерфейсов и верификации модулей.
Часть III Системы на кристалле / на ПЛИС (SoC - SoPC).
Программные и аппаратные компоненты систем на ПЛИС. Интерфейсы систем на ПЛИС.
- Семейства Zynq-7000 и Zynq UltraSCALE + (Xilinx)
- Применение IP-ядер при проектировании систем на кристалле.
Часть IV Пример применения средств высокоуровневого синтеза
- Пример применения (Xilinx – Vivado HLS.
Для участия, пожалуйста, заполните, бланк заявки и направьте нам его по электронной почте forum@sovel.org или по факсу +7(495)280-04-19
Задать вопросы о семинаре можно по телефонам: +7(495)505-15-38, +7(495)280-04-19 или по электронной почте forum@sovel.org